关于我们MORE>>
    中国航天科技集团公司是根据国务院深化国防科技工业管理体制改革的战略部署,经国务院批准,于1999年7月1日在原中国航天工业总公司所属部分企事业单位基础上组建的国有特大型高科...
当前位置:首页 > 期刊导读 > 2015 > 02 >

基于40nm CMOS工艺的DAC IP核物理与时序建模

作者: 王东 ; 陈岚 ; 柳臻朝 ; 冯燕

摘要: 基于40nm CMOS工艺,分析了DAC模块转化为IP核时所需生成的必要信息,概述了DAC IP核可复用模型的主要特点。对DAC IP核的物理与时序信息进行建模,得到了DAC IP核的物理模型和时序模型,组成了DAC IP核的数据文件交付项。提取得到的IP核模型保护了IP核的设计信息,可满足布局布线、时序分析等基本应用要求.


关键字: DAC IP核 物理模型 时序模型


上一篇:深亚微米工艺下单粒子瞬态引起的串扰效应
下一篇:OSPF协议DD报文的脆弱性分析与验证