关于我们MORE>>
    中国航天科技集团公司是根据国务院深化国防科技工业管理体制改革的战略部署,经国务院批准,于1999年7月1日在原中国航天工业总公司所属部分企事业单位基础上组建的国有特大型高科...
当前位置:首页 > 期刊导读 > 2014 > 05 >

一种异步电路设计的FPGA全流程验证方法

作者: 王康 ; 黄乐天 ; 李广军

摘要:以往异步电路在FPGA上的设计验证采用HDL设计的Muller门搭建电路,在实现时需要手动布局布线来完成时序约束,设计繁琐复杂.对此完善了异步电路设计平台Balsa与FPGA设计工具相结合的设计验证流程,采用四相双轨延迟不敏感的握手协议,避免了手动布局布线的繁琐步骤.同时,在不同FPGA平台间具有良好的可移植性.重点设计了遵循异步握手协议的输入电路,完成了行为级到板级的全流程设计及验证.


关键字: Balsa 异步电路 Booth乘法器 Xilinx FPGA


上一篇:嵌入式数据库SQLite在边界扫描测试系统中的应用
下一篇:基于改进模糊综合评判的指挥信息系统对抗训练效果评估